PCB布线设计与电路板测试特点|深圳市派捷电子科技有限公司
公司新闻
联系我们
公司新闻

PCB布线设计与电路板测试特点

PCB布线设计与电路板测试特点
PCB布线设计与电路板测试特点
(二)

 

模拟和数字布线相似之处

 

  旁路或去耦电容

  在布线时,模拟器件和数字器件都需要这些类型的电容,都需要靠近其电源引脚连接一个电容,此电容值通常为0.1mF。系统供电电源侧需要另一类电容,通常此电容值大约为10mF。

  这些电容的位置如图1所示。电容取值范围为推荐值的1/10至10倍之间。但引脚须较短,且要尽量靠近器件(对于0.1mF电容)或供电电源(对于10mF电容)。
在电路板上加旁路或去耦电容,以及这些电容在板上的位置,对于数字和模拟设计来说都属于常识。但有趣的是,其原因却有所不同。在模拟布线设计中,旁路电容通常用于旁路电源上的高频信号,如果不加旁路电容,这些高频信号可能通过电源引脚进入敏感的模拟芯片。一般来说,这些高频信号的频率超出模拟器件抑制高频信号的能力。如果在模拟电路中不使用旁路电容的话,就可能在信号路径上引入噪声,更严重的情况甚至会引起振动。

 

 


图1 在模拟和数字PCB设计中,旁路或去耦电容(1mF)应尽量靠近器件放置。供电电源去耦电容(10mF)应放置在电路板的电源线入口处。所有情况下,这些电容的引脚都应较短

 

 


图2 在此电路板上,使用不同的路线来布电源线和地线,由于这种不恰当的配合,电路板的电子元器件和线路受电磁干扰的可能性比较大

 


图3 在此单面板中,到电路板上器件的电源线和地线彼此靠近。此电路板中电源线和地线的配合比图2中恰当。电路板中电子元器件和线路受电磁干扰(EMI)的可能性降低了679/12.8倍或约54倍

 

  对于控制器和处理器这样的数字器件,同样需要去耦电容,但原因不同。这些电容的一个功能是用作“微型”电荷库。在数字电路中,执行门状态的切换通常需要很大的电流。由于开关时芯片上产生开关瞬态电流并流经电路板,有额外的“备用”电荷是有利的。如果执行开关动作时没有足够的电荷,会造成电源电压发生很大变化。电压变化太大,会导致数字信号电平进入不确定状态,并很可能引起数字器件中的状态机错误运行。流经电路板走线的开关电流将引起电压发生变化,电路板走线存在寄生电感,可采用如下公式计算电压的变化:V = LdI/dt

  其中,V = 电压的变化;L = 电路板走线感抗;dI = 流经走线的电流变化;dt =电流变化的时间。

  因此,基于多种原因,在供电电源处或有源器件的电源引脚处施加旁路(或去耦)电容是较好的做法。

  电源线和地线要布在一起

  电源线和地线的位置良好配合,可以降低电磁干扰的可能性。如果电源线和地线配合不当,会设计出系统环路,并很可能会产生噪声。电源线和地线配合不当的PCB设计示例如图2所示。

  此电路板上,设计出的环路面积为697cm2。采用图3所示的方法,电路板上或电路板外的辐射噪声在环路中感应电压的可能性可大为降低。

 

模拟和数字领域布线策略的不同之处

 

  地平面是个难题

  电路板布线的基本知识既适用于模拟电路,也适用于数字电路。一个基本的经验准则是使用不间断的地平面,这一常识降低了数字电路中的dI/dt(电流随时间的变化)效应,这一效应会改变地的电势并会使噪声进入模拟电路。数字和模拟电路的布线技巧基本相同,但有一点除外。对于模拟电路,还有另外一点需要注意,就是要将数字信号线和地平面中的回路尽量远离模拟电路。这一点可以通过如下做法来实现:将模拟地平面单独连接到系统地连接端,或者将模拟电路放置在电路板的最远端,也就是线路的末端。这样做是为了保持信号路径所受到的外部干扰最小。对于数字电路就不需要这样做,数字电路可容忍地平面上的大量噪声,而不会出现问题。

 


图4 (左)将数字开关动作和模拟电路隔离,将电路的数字和模拟部分分开。 (右) 要尽可能将高频和低频分开,高频元件要靠近电路板的接插件

 

 


图5 在PCB上布两条靠近的走线,很容易形成寄生电容。由于这种电容的存在,在一条走线上的快速电压变化,可在另一条走线上产生电流信号

 

 


图6 如果不注意走线的放置,PCB中的走线可能产生线路感抗和互感。这种寄生电感对于包含数字开关电路的电路运行是非常有害的

 

  PCB設計中很繁杂形成或者産生問題的兩種根柢寄生天眼:寄生電容和寄生電感。設計電路闆時,安设兩條彼此凑近的走線就會産生寄生電容。也许這樣做:在不同的兩層,将1條走線安设在另1條走線的上方;或许在同1層,将1條走線安设在另1條走線的旁邊,如圖5所示。在這兩種走線设置基调北门中,1條走線上電壓随時間的變化(dV/dt)或者在另1條走線上産生電流。要是另1條走線是高父权制的,電場産生的電流将轉化爲電壓。 

 

  如上所述,在每個PCB設計中,電路的噪聲全副和“安靜”全副(非噪聲全副)要分隔隔离分散開。1般來說,數字電路“富含”噪聲,并且對噪聲不机灵(因爲數字電路有較大的電壓噪聲容限);相反,模拟電路的電壓噪聲容限就小得多。兩者当中,模拟電路對開關噪聲最爲机灵。在夹杂出发点号系統的布線中,這兩種電路要分隔隔离分散開,如圖4所示。

 

 

 

 

 

 

天眼的基准点

 

 

  PCB設計産生的寄生天眼

 

  快速電壓瞬變最常發生在模拟出发点号設計的數字側。要是發生快速電壓瞬變的走線凑近高父权制模拟走線,這種誤差将嚴重影響模拟電路的地质局。在這種環境中,模拟電路有兩個不利的地面讲义费:其噪聲容限比數字電路低得多;高父权制走線比較常見。现在频率信号越来越高,天眼的部分PCB本身部分可以通过高频阻抗测试仪,然而PCBA的高频测试,则能通过频谱仪进行测试

 

  電路闆中寄生電感産生的屈光度理與寄生電容形成的屈光度理類似。也是布兩條走線,在不同的兩層,将1條走線安设在另1條走線的上方;或许在同1層,将1條走線安设在另1條的旁邊,如圖6所示。在這兩種走線设置基调北门中,1條走線上電流随時間的變化(dI/dt),因为這條走線的时序,會在同1條走線上産生電壓;并因为互感的具有,會在另1條走線上産天生警察的電流。要是在病程1條走線上的電壓變化足夠大,幹擾或者會高涨數字電路的電壓容限而産生誤差。并不隻是在數字電路中才會發生這種現律条,但這種現律条在數字電路中比較常見,因爲數字電路中具有較大的瞬時開關電流。

 

  爲打消電磁幹擾源的潛在噪聲,较好将“安靜”的模拟線路和噪聲I/O朝日分開。要設法實現低父权制的電源和地網絡,應盡基肥減小數字電路導線的时序,盡基肥高涨模拟電路的電容耦合。

 

  采纳下述兩種技術之1也许減少這種現律条。最少用的技術是根據電容的缴款单,改變走線之間的牙石田粉。要改變的最有效牙石田粉是兩條走線之間的距離。應該当心,變基肥d在電容缴款单的免疫中,d削减,无机化学會高涨。可改變的另1個變基肥是兩條走線的長度。在這種情況下,長度L高涨,兩條走線之間的无机化学也會高涨。

 

结语

 

  数字和模拟范围确定后,谨慎地布线对获得成功的PCB至关重要。布线策略通常作为经验准则向大家介绍,因为很难在实验室环境中测试出产品的最终成功与否。因此,尽管数字和模拟电路的布线策略存在相似之处,还是要认识到并认真对待其布线策略的差别。
自动化测试,ATE,FCT功能测试,电路板性能测试

数字化电路越来越多的今天,数字化电路对电子技术的贡献非常磊,这反映了行业的发展趋势。尽管对数字设计的重视带来了电子产品的重大发展,但数字电路越多集成度越高,人工目检则非常困难,需借助更多的测试设备,如SPI,AOI,FCT,ICT,老化测试等等 

粤公网安备 44030602001522号